博客
关于我
强烈建议你试试无所不能的chatGPT,快点击我
allegro学习--区域约束
阅读量:7025 次
发布时间:2019-06-28

本文共 553 字,大约阅读时间需要 1 分钟。

前言:

在有些情况需要我们在走线时在某些区域的时候,线是细的,例如BGA封装的FPGA在引出线的时候,我们希望在FPGA内部的线细,出了FPGA后,线变粗。如图:

这就用到了区域的规则约束。

实现:

步骤1、调出约束管理器

对于走线部分的约束是物理约束

或者简单的方式是选择

然后在左边框里选择

步骤2、创建一个”标签“(CSet)

在Physical Constraint Set中选中ALL Layers,如图创建一个”标签”(CSet)。

然后设置里边参数

步骤3、建立一个Constraint Region(规则约束区域)

Add->Rectangle,Options设置成

画出你要的区域。之后点击

并选中刚画的区域,在Options中Assign to Region中输入你定义的区域的名字。假如是FPGA,右键done。

回到约束管理器中在Region栏中All Layers中新添加的FPGA打上步骤2中创建的”标签“FPGA_CSET。

至此,约束区域就建立了起来,如果在这之后,线从这里经过,在这区域里的线就会遵循这里的规则。

版权声明:本文为博主原创文章,未经博主允许不得转载。

转载于:https://www.cnblogs.com/otaku-lip/p/4765015.html

你可能感兴趣的文章
实验三+138+牟平
查看>>
LinQ
查看>>
壳的装载过程
查看>>
树形结构
查看>>
在内存中是类似于这种形式存储
查看>>
i = NULL;
查看>>
α测试,β测试,冒烟测试,验收测试
查看>>
所不为人知的Python装饰器
查看>>
linux内核模块相关命令:lsmod,depmod,modprobe,modinfo,insmod,rmmod 使用说明
查看>>
xp 盗版变正版 vbs
查看>>
javaScript------------------基础
查看>>
时间复杂度一定的算法能处理的数据规模
查看>>
导出excel 文件
查看>>
Android 金融项目整理
查看>>
常见的数据库基础面试题大全
查看>>
Ubuntu的快捷键
查看>>
集算器之三:循环函数
查看>>
python数据类型
查看>>
vue2+vuex+vue-router 快速入门(二) 项目搭建
查看>>
华为网络工程师离职总结:资质平庸的人该怎么办?震惊了无数人!
查看>>